अवलोकन
यह नोट्स कंप्यूटर संगठन और वास्तुकला विषय के महत्वपूर्ण प्रश्नों, परिभाषाओं और संख्यात्मक प्रकारों का संक्षिप्त सार प्रस्तुत करते हैं। यूनिट-वार सबसे संभावित थ्योरी और न्यूमेरिकल टॉपिक शामिल हैं।
यूनिट 1: आधारभूत अवधारणाएँ
- एड्रेसिंग मोड्स और उनके प्रकार अत्यंत महत्वपूर्ण; परिभाषा और उदाहरण अवश्य पढ़ें।
- स्टैक में पुश और पॉप क्रियाविधि; शून्य-पता निर्देशों से अंकगणितीय अभिव्यक्ति का मूल्यांकन।
- मेमोरी स्टैक बनाम रजिस्टर स्टैक का अंतर; दो अंकों के प्रश्नों में संभावित।
- बस तथा मेमोरी ट्रांसफर की परिभाषा; संक्षेप में बिंदुवार।
- कंप्यूटर आर्किटेक्चर और कंप्यूटर ऑर्गनाइजेशन की परिभाषाएँ; स्पष्ट अंतर समझें।
- कंप्यूटर सिस्टम की फंक्शनल यूनिट्स; ब्लॉक-स्तरीय सूची और कार्य।
यूनिट 2: अंकगणितीय एवं फ्लोटिंग पॉइंट प्रसंस्करण
- बूथ गुणन एल्गोरिथ्म और फ्लोचार्ट; सैद्धांतिक वर्णन तथा चरण-दर-चरण प्रक्रिया।
- अलग-अलग चिह्न संयोजनों के साथ गुणन के संख्यात्मक प्रश्न; बाइनरी प्रतिनिधित्व आवश्यक।
- IEEE फ्लोटिंग पॉइंट मानक; सिंगल और डबल प्रिसिजन दोनों विधियाँ।
- दिए गए दशमलव संख्याओं का IEEE प्रारूप में निरूपण; सिंगल/डबल प्रिसिजन अनुसार चरण।
- लुक-अहेड कैरी एडर: अवधारणा, आरेख/फ्लोचार्ट, और संभावित संख्यात्मक।
- दो अंकों हेतु: विभिन्न प्रकार के मल्टीप्लायर्स का संक्षिप्त विवरण।
यूनिट 3: इंस्ट्रक्शन निष्पादन और पाइपलाइनिंग
- पाइपलाइनिंग के विभिन्न चरण; चरण-नाम और कार्य-विवरण विस्तार से।
- एड्रेस के आधार पर इंस्ट्रक्शन प्रकार; तीन-पता निर्देश सहित चारों रूपों से हल।
- इंस्ट्रक्शन साइकिल आरेख सहित; फेच-डिकोड-एक्जीक्यूट और उदाहरण।
- हार्डवायर्ड नियंत्रण बनाम माइक्रोप्रोग्राम्ड नियंत्रण; सिद्धांत और अंतर दोनों।
- इंस्ट्रक्शन फॉर्मेट; फील्ड्स और बिट-वितरण का संक्षिप्त खाका।
यूनिट 4: मेमोरी संगठन और कैश
- विषय व्यापक; अंत में कवर करें, पर प्रमुख संख्यात्मक अत्यंत महत्वपूर्ण।
- मैग्नेटिक डिस्क, टेप, ऑप्टिकल डिस्क, तथा कैश मेमोरी की थ्योरी; संक्षेप में बिंदुवार।
- सेमीकंडक्टर RAM के प्रकार: स्टैटिक RAM और डायनेमिक RAM; तुलना और उपयोग।
- ROM प्रकार: PROM, EPROM, EEPROM; विशेषताएँ और उपयोग-परिदृश्य।
- कैश मैपिंग: डायरेक्ट, एसोसिएटिव, सेट-एसोसिएटिव; सिद्धांत और प्रक्रियाएँ।
- प्रभावी मेमोरी एक्सेस समय की गणना; हिट अनुपात आधारित सूत्र और उदाहरण।
- एड्रेस फील्ड विभाजन: टैग, इंडेक्स/सेट, वर्ड; ब्लॉक/सेट आकार अनुसार बिट-गणना।
- मेमोरी एड्रेस मैप: RAM और ROM का मानचित्रण; संख्यात्मक संयोजन।
- RAM चिप क्षमता प्रश्न: आवश्यक चिप्स की संख्या, एड्रेस लाइनों का संयोजन।
यूनिट 5: इनपुट-आउटपुट और DMA
- इंटरप्ट: परिभाषा और प्रकार; मास्केबल/नॉन-मास्केबल आदि।
- डाटा ट्रांसफर के मोड्स: प्रोग्राम्ड, इंटरप्ट-ड्रिवन, DMA; कार्य-प्रवाह।
- DMA नियंत्रक: संकल्पना, नियंत्रक का आरेख, और संचालन के चरण।
- इंटरप्ट-इनिशिएटेड I/O बनाम प्रोग्राम्ड I/O का अंतर; फायदे-सीमाएँ बिंदुवार।
संरचित सारणी: यूनिट-वार महत्वपूर्ण विषय और अपेक्षित प्रश्न
| यूनिट | विषय | प्रश्न प्रकार | महत्व स्तर | टिप्पणी |
|---|
| 1 | एड्रेसिंग मोड्स और प्रकार | थ्योरी/परिभाषा | अत्यंत उच्च | परिभाषा व उदाहरण अनिवार्य |
| 1 | स्टैक ऑपरेशन, शून्य-पता निर्देश | संख्यात्मक | उच्च | अभिव्यक्ति मूल्यांकन |
| 1 | स्टैक बनाम रजिस्टर स्टैक | अंतर | उच्च | दो अंक संभावित |
| 1 | बस एवं मेमोरी ट्रांसफर | परिभाषा | मध्यम-उच्च | संक्षिप्त उत्तर |
| 1 | आर्किटेक्चर बनाम ऑर्गनाइजेशन | परिभाषा | मध्यम-उच्च | संकल्पनात्मक स्पष्टता |
| 2 | बूथ गुणन एल्गोरिथ्म/फ्लोचार्ट | थ्योरी/संख्यात्मक | अत्यंत उच्च | चिह्न संयोजन विविध |
| 2 | IEEE फ्लोटिंग पॉइंट (SP/DP) | थ्योरी/संख्यात्मक | अत्यंत उच्च | निरूपण अभ्यास |
| 2 | लुक-अहेड कैरी एडर | थ्योरी/संख्यात्मक | उच्च | आरेख/फ्लोचार्ट देखें |
| 3 | पाइपलाइनिंग चरण | थ्योरी | उच्च | चरण-विवरण अपेक्षित |
| 3 | एड्रेस-आधारित इंस्ट्रक्शन | थ्योरी/समाधान | अत्यंत उच्च | तीन-पता निर्देश सहित |
| 3 | इंस्ट्रक्शन साइकिल | थ्योरी/आरेख | उच्च | उदाहरण सहित |
| 3 | हार्डवायर्ड बनाम माइक्रोप्रोग्राम्ड | थ्योरी/अंतर | अत्यंत उच्च | चार प्रश्नों में अनिवार्य |
| 4 | कैश मैपिंग तकनीकें | थ्योरी/संख्यात्मक | अत्यंत उच्च | डायरेक्ट/एसोसिएटिव/सेट-एसोसिएटिव |
| 4 | प्रभावी एक्सेस समय | संख्यात्मक | अत्यंत उच्च | हिट अनुपात आधारित |
| 4 | RAM/ROM मैप, चिप गणना | संख्यात्मक | उच्च | लाइन्स/क्षमता संयोजन |
| 4 | सेमीकंडक्टर RAM, ROM प्रकार | थ्योरी | उच्च | संयुक्त प्रश्न संभव |
| 5 | इंटरप्ट और प्रकार | थ्योरी | अत्यंत उच्च | परिभाषा व वर्गीकरण |
| 5 | डाटा ट्रांसफर मोड्स | थ्योरी | अत्यंत उच्च | तुलनात्मक समझ |
| 5 | DMA नियंत्रक | थ्योरी/आरेख | अत्यंत उच्च | संचालन चरण |
मुख्य शब्दावली और परिभाषाएँ
- एड्रेसिंग मोड: ऑपरेड के प्राप्ति तरीके का नियम; निर्देश-डिज़ाइन का आधार।
- स्टैक: एलआईएफओ संरचना; पुश/पॉप से डाटा प्रबंधन।
- बस: साझा संचार पथ; नियंत्रण, पता और डाटा बस।
- कंप्यूटर आर्किटेक्चर: कार्यात्मक विशेषताएँ और प्रोग्रामिंग दृष्टि।
- कंप्यूटर ऑर्गनाइजेशन: हार्डवेयर कार्यान्वयन और कनेक्शन विवरण।
- बूथ एल्गोरिथ्म: साइन किए गए बाइनरी गुणन की कुशल विधि।
- IEEE फ्लोटिंग पॉइंट: वास्तविक संख्याओं का मानकीकृत बाइनरी निरूपण।
- लुक-अहेड कैरी एडर: कैरी का पूर्वानुमान कर तेज जोड़ सुनिश्चित करने वाला एडर।
- पाइपलाइनिंग: निर्देश प्रसंस्करण के चरणों का अतिव्यापन।
- DMA: मेमोरी और I/O के बीच सीधा डाटा स्थानांतरण, CPU को बायपास।
- कैश मैपिंग: कैश और मेन मेमोरी के बीच ब्लॉक-सेट अ नुपात निर्धारण।
- हिट अनुपात: कैश हिट का कुल संदर्भों में अनुपात; प्रदर्शन सूचक।
क्रियात्मक बिंदु / अगले कदम
- एड्रेसिंग मोड्स, बूथ एल्गोरिथ्म, IEEE निरूपण, पाइपलाइनिंग, और कैश मैपिंग को प्राथमिकता से दोहराएँ।
- शून्य-पता स्टैक मशीन पर अभिव्यक्ति मूल्यांकन के कम से कम दो संख्यात्मक हल करें।
- डायरेक्ट/एसोसिएटिव/सेट-एसोसिएटिव मैपिंग पर टैग/इंडेक्स/वर्ड बिट-गणना का अभ्यास करें।
- प्रभावी मेमोरी एक्सेस समय के सूत्र से विविध हिट अनुपात पर उदाहरण हल करें।
- RAM/ROM चिप गणना और एड्रेस लाइन संयोजन के संख्यात्मक का अभ्यास करें।
- DMA नियंत्रक, इंटरप्ट प्रकार, और डेटा ट्रांसफर मोड्स पर संक्षिप्त नोट्स तैयार करें।